ACSI: M2 : description UEs pour inscriptions pédagogiques
Posté le mercredi 19 octobre 2005


Bonjour,

Vous trouverez la description des UEs de M2 sous http://www.infop6.jussieu.fr/lmd/ma... et à la fin de ce message, la description de l’UE MPJPEG (3ème vague).

Cordialement,

Nathalie Drach

Intégration d’un décodeur MJPEG dans un système multi-processeur intégré sur puce (MJPEG decoder on MP-SoC architecture) - Greiner Alain (Professeur)

Objectifs de l’Unité d’Enseignement :

Ce module est un exemple concret de déploiement d’une application logicielle multi-tâches sur une architecture matérielle multi-processeur intégrée sur une seule puce (MP-SoC). Il illustre sur une application réelle les méthode de conception conjointe matériel/logiciel présentées dans l’U.E. AMLSI.

Thèmes abordés :

- Présentation et analyse d’une de l’algorithme de compression/décompression MJPEG (Transformation cosinus et codage entropique)
- Modélisation en C de cette application logicielle sous forme d’un graphe de tâches exploitant le principe du macro pipe-line et respectant le modèle KPN.
- Modélisation SystemC de la plate-forme matérielle multi-processeur à mémoire partagé, utilisant les composants de la bibliothèque SoCLib et l’O.S. MUTEK.
- Déploiement de l’application logicielle sur la plate-forme matérielle, exploration architecturale et comparaison de diverses solutions par simulation SystemC.

Organisation pédagogique : Cette U.E. est conçue comme un exemple de conception de SoC (System on Chip) a une forte composante de travaux sur machines : On utilisera la chaîne de conception Disydent dévelopée au LIP6, et la plate-forme de modélisation SoCLib.


logo-spip E. Saint-James & F. Kordon - Master Informatique - UPMC Valid XHTML 1.0!
Calculé le 27 novembre 2020 à 19h03min